

#### KIT-Fakultät für Informatik

Prof. Dr.-Ing. Uwe D. Hanebeck, Prof. Dr.-Ing. Jörg Henkel

# Aufgabenblätter zur Prüfung

Digitaltechnik und Entwurfsverfahren (TI-1)

und

Rechnerorganisation (TI-2)

am 17. August 2020, 9:00 – 11:00 Uhr

- Beschriften Sie bitte gleich zu Beginn jedes Lösungsblatt deutlich lesbar mit Ihrem Namen und Ihrer Matrikelnummer.
- Diese Aufgabenblätter werden nicht abgegeben. Tragen Sie Ihre Lösung deshalb ausschließlich in die für jede Aufgabe vorgesehenen Bereiche der Lösungsblätter ein. Lösungen auf separat abgegebenen Blättern werden nicht gewertet.
- Außer Schreibmaterial sind während der Klausur keine Hilfsmittel zugelassen. Täuschungsversuche durch Verwendung unzulässiger Hilfsmittel führen unmittelbar zum Ausschluss von der Klausur und zur Note "nicht bestanden".
- Soweit in der Aufgabenstellung nichts anderes angegeben ist, tragen Sie in die Lösungsblätter bitte nur Endergebnisse und Rechenweg ein. Die Rückseiten der Aufgabenblätter können Sie als Konzeptpapier verwenden. Weiteres Konzeptpapier können Sie auf Anfrage während der Klausur erhalten.
- Halten Sie Begründungen oder Erklärungen so kurz und präzise wie möglich. Der auf den Lösungsblättern für eine Aufgabe vorgesehene Platz lässt nicht auf den Umfang einer korrekten Lösung schließen.
- Die Gesamtpunktzahl beträgt 90 Punkte. Zum Bestehen der Klausur sind mindestens 40 Punkte zu erreichen.

### Aufgabe 1 Schaltfunktionen

(7 Punkte)

Gegeben sei die Schaltfunktion f:

$$f(c, b, a) = MAXt(0,2,3,4)$$

1. Geben Sie die disjunktive Normalform (DNF) der Schaltfunktion f an.

1 P.

2. Tragen Sie die Schaltfunktion f in das im Lösungsblatt vorbereitete KV-Diagramm ein. Geben Sie alle Primimplikante von f an und zeichnen Sie die zugehörigen Blöcke im KV-Diagramm ein.

3 P.

- Geben Sie für jedes Primimplikant an, ob es sich um ein Kernprimimplikant, ein Wahlprimimplikant oder ein entbehrliches Primimplikant handelt.
- Geben Sie eine disjunktive Minimalform (DMF) der Schaltfunktion f an.
- 3. Die Schaltfunktion f soll mit Hilfe eines 1:8-Demultiplexers und  $m\ddot{o}glichst$  wenigen weiteren Gattern realisiert werden. Geben Sie das zugehörige Schaltnetz an.

1 P.

- 4. Gesucht ist eine Schaltfunktion g(d, c, b, a). Sie soll folgende Eigenschaften haben:
  - g ist nicht die Nullfunktion
  - g besitzt keine Kernprimimplikante

2 P.

Kann eine solche Schaltfunktion g existieren? Falls ja, zeichnen Sie eine Variante von g in das im Lösungsblatt vorbereitete KV-Diagramm ein. Falls nein, begründen Sie Ihre Antwort.

# Aufgabe 2 Schaltfunktionen, CMOS (10 Punkte)

1. Gegeben sei die Schaltfunktion g(c, b, a):

$$g(c,b,a) = \left( \left( \, \overline{c} \, \vee \, \overline{b} \, \right) \wedge \left( \, \overline{b} \, \vee \, \overline{a} \, \right) \right) \, \vee \, \left( \, c \, \wedge \, \overline{a} \, \right)$$

Realisieren Sie die Schaltfunktion g(c,b,a) durch ausschließliche Verwendung von NAND-Gattern mit zwei Eingängen. Die Eingangsvariablen c,b und a liegen nur nicht-negiert vor. Wandeln Sie die Schaltfunktion zuerst entsprechend um. Zeichnen Sie das resultierende Schaltbild.

2. Gegeben sei die folgende Schaltfunktion h(c, b, a):

$$h(c, b, a) = \text{NAND}_3\left(\text{NAND}_2(a, b), \text{NAND}_2(a, c), \text{NAND}_2(b, c)\right)$$

Zeichen Sie die CMOS-Transistorschaltung zu h(c, b, a).

3. Warum ist die in Abbildung 1 dargestellte CMOS-Transistorschaltung für die Realisierung eines Gatters nicht geeignet? Die Negation der Eingangsvariablen a und b können als gegeben angenommen werden.





Abbildung 1: CMOS-Transistorschaltung

# Aufgabe 3 Laufzeiteffekte

(6 Punkte)

Gegeben ist das in Abbildung 2 dargestellte Schaltnetz. Die beiden Gatter haben jeweils eine Laufzeit von  $1\,\mathrm{ns}$ . Der Verlauf des Eingangssignals E ist in Abbildung 3 dargestellt.



Abbildung 2: Schaltnetz

- 1. Vervollständigen Sie **im Lösungsblatt** den Verlauf des Ausgangssignals A im Zeitintervall zwischen 3 ns und 12 ns.
- 2 P.
- 2. Der Verlauf des Ausgangssignals A weist einen Hasardfehler auf. Welche Art von Hasardfehler ist dies und wodurch ist dieser Fehler bedingt? Begründen Sie Ihre Antwort.
- 2 P.
- 3. Zeichnen Sie ein Schaltnetz, das am Ausgang das Signal B erzeugt, wenn das Signal E am Eingang anliegt. Als Gatter stehen Ihnen zwei Inverter und ein NAND-Gatter mit zwei Eingängen zur Verfügung. Die Gatter haben jeweils eine Laufzeit von 1 ns.





Abbildung 3: Verlauf der Signale E, A und B

### Aufgabe 4 Schaltwerke

(11 Punkte)

1. Was ist der Unterschied zwischen einem Mealy- und einem Moore-Automaten?

1 P.

Es wurde ein Viren-Scanner als synchrones Schaltwerk entworfen, welcher einen binären Eingabestrom (Variable x) auf das Bitmuster (Virus Signature) 10X1 überprüft. Dabei steht X für eine 0 oder eine 1.

Beim Erkennen eines derartigen Musters wird eine 1 (Variable y) im nächsten Taktzyklus ausgegeben. Deshalb wurde das Schaltwerk als Moore-Automat realisiert. Ein Beispiel einer Eingabe-Ausgabe-Folge sieht folgendermaßen aus:

| t:    | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8 | 9 | 10 | 11 |  |
|-------|---|---|---|---|---|---|---|---|---|----|----|--|
| x(t): | 0 | 0 | 1 | 0 | 1 | 1 | 0 | 0 | 1 | 1  | 0  |  |
| y(t): | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 | 0 | 1  | 0  |  |

6 P.

In Tabelle 1 ist die kodierte Ablauftabelle eines synchronen 3-Bit-Rückwärtszählers angegeben. Die Zustandsvariablen sind mit a, b und c bezeichnet.

|       | Zustand | l     | Fo        | olgezustar | nd        |
|-------|---------|-------|-----------|------------|-----------|
| $a^t$ | $b^t$   | $c^t$ | $a^{t+1}$ | $b^{t+1}$  | $c^{t+1}$ |
| 0     | 0       | 0     | 1         | 1          | 1         |
| 0     | 0       | 1     | 0         | 0          | 0         |
| 0     | 1       | 0     | 0         | 0          | 1         |
| 0     | 1       | 1     | 0         | 1          | 0         |
| 1     | 0       | 0     | 0         | 1          | 1         |
| 1     | 0       | 1     | 1         | 0          | 0         |
| 1     | 1       | 0     | 1         | 0          | 1         |
| 1     | 1       | 1     | 1         | 1          | 0         |

Tabelle 1: Kodierte Ablauftabelle des 3-Bit-Rückwärtszählers.

Die Zustandsvariable a soll in einem D-Flipflop, b in einem JK-Flipflop und c in einem T-Flipflop gespeichert werden. Alle Flipflops sind flankengesteuert und schalten mit positiver Taktflanke.

3. Geben Sie die Ansteuerfunktionen der Flipflops in disjunktiver Minimalform an.

## **Aufgabe 5** Rechnerarithmetik & Codes (11 Punkte)

Eine pfiffige TI-Studierende hat eine platzsparende Darstellung von Fließkommazahlen in einem einzigen Byte entwickelt. Das höchstwertige Bit stellt das Vorzeichen V dar, die vier niedrigstwertigen Bits die Mantisse M und die drei Bits in der Mitte den Exponenten E (siehe Abbildung 4)



Abbildung 4: 8-Bit-Fließkommazahl

Für alle möglichen binären Belegungen ergibt sich der Dezimalwert Z aus der nachstehenden Formel (vgl. IEEE-Fließkommazahl).

$$Z = (-1)^V \cdot 2^{E-3} \cdot 1, M$$

1. Berechnen Sie den Dezimalwert der Belegung 1001 1000.

1 P.

2. Geben Sie die größte Dezimalzahl an, die mit diesem 8-Bit-Fließkommaformat dargestellt werden kann.

1 P.

3. Geben Sie die kleinste positive Dezimalzahl an, die mit diesem 8-Bit-Fließkommaformat dargestellt werden kann.

1 P.

4. Welche elementare Zahl im Intervall [-maxreal, maxreal] kann mit der oben vereinbarten Interpretation der acht Bits nicht dargestellt werden?

1 P.

5. Wandeln Sie die in einem Zahlensystem zur Basis 4 gegebene Fließkommazahl  $N_4$  sowohl in eine Dezimal- als auch in eine Hexadezimalzahl um. Machen Sie den Rechenweg deutlich.

2 P.

$$N_4 = (123, 02)_4$$

6. Welche zwei charakteristischen Eigenschaften besitzt die Gray-Kodierung? Warum ist die Ausführung arithmetischer Operationen im Gray-Code schwierig?

1 P.

7. Welche Vor- und Nachteile hat die BCD-Arithmetik gegenüber der Dual-Arithmetik?

1 P.

8. Die Elemente der folgenden Sequenz repräsentieren die gleiche ganzzahlige Zahl in Zahlensystemen verschiedener Basen.

3 P.

$$(10000)_r$$
,  $(121)_{r+1}$ ,  $(100)_{r+2}$ ,  $(x)_{r+3}$ ,  $(24)_{r+4}$ ,  $(22)_{r+5}$ ,  $(20)_{r+6}$ , ...

Geben Sie x und r an. Welchen dezimalen Wert hat die dargestellt Zahl? Geben Sie den Lösungsweg an.

### Aufgabe 6 MIMA-Architektur

(5 Punkte)

Die MIMA ist die Ihnen aus der Vorlesung bekannte mikroprogrammierte Minimalmaschine (siehe nächste Seite: Architektur der MIMA), die nach dem von-Neumann-Prinzip aufgebaut ist, d. h. Maschinenbefehle werden sequentiell abgearbeitet. In der Lese-Phase wird ein über IAR adressierter Befehl aus dem Speicher gelesen und im IR abgelegt. Die Lese-Phase dauert 5 Taktzyklen. Im 6. Taktzyklus wird der Befehl dekodiert (Dekodier-Phase). Die Ausführungsphase beginnt im 7. Taktzyklus. Nach der Ausführung des Befehls folgt ein Zugriff auf den nächsten Befehl.

Nehmen Sie an, dass ein Hauptspeicherzugriff (Lesen und Schreiben) drei Takte dauert und währenddessen  $\mathsf{R}=1$  bzw.  $\mathsf{W}=1$  sein muss. Eine ALU-Operation sei nach einem Takt abgeschlossen.

Geben Sie das Mikroprogramm für die Lese-Phase (Fetch-Phase) in Register-Transfer-Schreibweise an, d. h. in der Form

- 1. Takt:  $IR \rightarrow SAR$ ; R = 1
- 2. Takt:

:





| $C_2C_1C_0$ | ALU Operation                                                |
|-------------|--------------------------------------------------------------|
| 000         | tue nichts (d.h. $Z \rightarrow Z$ )                         |
| 0 0 1       | $X + Y \rightarrow Z$                                        |
| 010         | rotiere X nach rechts $\rightarrow$ Z                        |
| 0 1 1       | $X \text{ AND } Y \rightarrow Z$                             |
| 100         | $XOR Y \rightarrow Z$                                        |
| 101         | $XXOR Y \rightarrow Z$                                       |
| 110         | Eins-Komplement von $X \rightarrow Z$                        |
| 111         | falls $X = Y$ , $-1 \rightarrow Z$ , sonst $0 \rightarrow Z$ |

| OpCode | Mnemonik |   | Beschreibung                    | т: Та                                 |
|--------|----------|---|---------------------------------|---------------------------------------|
| 0      | LDC      | С | C → Akku                        | N: Vo                                 |
| 1      | LDV      | а | <a> → Akku</a>                  | B <sub>23</sub> -B <sub>16</sub> : Op |
| 2      | STV      | а | Akku → <a></a>                  |                                       |
| 3      | ADD      | а | Akku + <a> → Akku</a>           |                                       |
| 4      | AND      | а | Akku AND <a> → Akku</a>         | Befehlsf                              |
| 5      | OR       | а | Akku OR <a> → Akku</a>          | Op Adro                               |
| 6      | XOR      | а | Akku XOR <a> → Akku</a>         | Code Adre                             |
| 7      | EQL      | а | falls Akku = <a>:-1 → Akku</a>  | OpCode                                |
|        |          |   | sonst : 0 → Akku                |                                       |
| 8      | JMP      | а | a → IAR                         | F 23 20 16                            |
| 9      | JMN      | а | falls Akku < 0 : a → IAR        | 20 20 10                              |
| F0     | HALT     |   | stoppt die MIMA                 |                                       |
| F1     | NOT      |   | bilde Eins-Komplement von Akkı  | u → Akku                              |
| F2     | RAR      |   | rotiere Akku eins nach rechts → |                                       |

#### Register

Akku: Akkumulator X: 1. ALU Operand Y: 2. ALU Operand Z: **ALU Ergebnis** Eins: Konstante 1

IAR: Instruktionsadressregister Instruktionsregister IR: SAR: Speicheradressregister SDR: Speicherdatenregister

#### Steuersignale vom SW

– für den internen Datenbus

Akku liest  $A_r$ : Akku schreibt  $A_w$ : X-Register liest X: Y-Register liest Y: Z-Register schreibt Z: E: Eins-Register schreibt

P<sub>r</sub>: IAR liest IAR schreibt IR liest IR schreibt SDR liest  $D_r$ : SDR schreibt Dw: S: SAR liest

- für die ALU

C<sub>2</sub>-C<sub>0</sub>: Operation auswählen – für den Speicher

Leseanforderung R: Schreibanforderung W:

#### Meldesignale zum SW

T: Takteingang

Vorzeichen des Akku B<sub>23</sub>-B<sub>16</sub>: OpCode-Feld im IR

#### **Befehlsformate**



# Aufgabe 7 MIPS-Assembler

(9 Punkte)

1. Schreiben Sie die folgenden Kontrollstrukturen in MIPS-Assembler um. Die Variablen i, j und k stehen in den Registern \$s3, \$s4 und \$s5.

3 P.

```
(a) if ( i==j )
k = i+j;
```

2. Führen Sie den folgenden MIPS-Code aus und geben Sie die Änderungen in den Register- und Speicherinhalten an. Verwenden Sie die im Lösungsblatt angegebenen Tabellen.

4 P.

| Registersatz |        |  |  |  |  |  |  |
|--------------|--------|--|--|--|--|--|--|
| Register     | Inhalt |  |  |  |  |  |  |
| \$t0         | 0x16   |  |  |  |  |  |  |
| \$t1         | 0x32   |  |  |  |  |  |  |
| \$t2         | 0x24   |  |  |  |  |  |  |
| \$t3         | 0x00   |  |  |  |  |  |  |
| \$t4         | 0x1234 |  |  |  |  |  |  |

| Hauptspeicner |        |  |  |  |  |  |
|---------------|--------|--|--|--|--|--|
| Adresse       | Inhalt |  |  |  |  |  |
| \$0x20        | 0x10   |  |  |  |  |  |
| \$0x24        | 0x30   |  |  |  |  |  |
| \$0x28        | 0x40   |  |  |  |  |  |
| \$0x2C        | 0x50   |  |  |  |  |  |
| \$0x30        | 0x60   |  |  |  |  |  |

3. Der MIPS-Prozessor besitzt bekannterweise einen Fließkomma-Arithmetik-Prozessor als Coprozessor. Warum dürfen bei Arithmetik-Operationen mit doppelter Genauigkeit nur die Register des Coprozessors mit gerader Registernummer verwendet werden?

### Aufgabe 8 Pipelining

(10 Punkte)

- 1. Erläutern Sie die Aufgaben der einzelnen Pipeline-Stufen der DLX-Pipeline für bedingte Sprünge mit PC-relativer Adressierung.
- 2 P.
- 2. Das folgende MIPS-Programmstück soll auf einem Prozessor mit DLX-Pipeline ausgeführt werden.

```
S1:
              $t1, 1000($zero)
       lw
S2:
       lw
              $t2, 1004($zero)
S3:
       add
              $t3, $t2, $t1
              $t4, $t2, 8
S4:
       addi
              $t5, $zero, 2
S5:
       subi
              $t5, $t3, $t2
S6:
       and
              $t4, 1000($zero)
S7:
       SW
              $t2, 1004($zero)
S8:
       SW
S9:
              $t3, 1008($zero)
       SW
```

- (a) Bestimmen und klassifizieren Sie alle Datenabhängigkeiten und im Programmstück.
- 5 P.
- (b) Nehmen Sie an, dass keine Forwarding-Techniken implementiert sind und die auftretenden Pipelinekonflikte durch Einfügen von NOP (No Operation) Befehlen behoben werden müssen.

3 P.

Ergänzen Sie das obige Programm, so dass es korrekte Ergebnisse liefert. Sie dürfen dabei die Reihenfolge der Befehle **nicht** ändern und so wenig NOP-Befehle wie möglich einfügen. Sie können die Bezeichner S1, S2, usw. als Abkürzung der gesamten Befehlszeile nutzen.

### Aufgabe 9 Cache-Speicher

(12 Punkte)

- 1. Bei einem Cache-Speicher mit einer Speicherkapazität von 256 KiByte ist die Hauptspeicheradresse in ein 16 Bit Tag-Feld, ein 12 Bit Index-Feld und ein 4 Bit Byte-Offset unterteilt. Geben Sie bei der Beantwortung der folgenden Fragen den Lösungsweg an.
  - (a) Wie viele Einträge besitzt der Cache-Speicher?

1 P.

(b) Wie ist der Cache-Speicher organisiert?

2 P.

- 2. Es soll ein 9-fach-assoziativer (9-way set associative cache) Cache-Speicher mit 64 Sätzen und einer Blockgröße von 16 Byte realisiert werden. Nehmen Sie an, dass die Hauptspeicheradresse 32 Bit breit ist. Zur Verwaltung eines Cacheblocks werden zwei Statusbits (Valid-Bit und Dirty-Bit) verwendet.
  - Bestimmen Sie den insgesamt erforderlichen Speicherbedarf zur Realisierung dieses Cache-Speichers. Geben Sie den Lösungsweg und das ausgerechnete Endergebnis in Bytes an.

3 P.

3. Gegeben sei ein 2-fach-assoziativer Cache-Speicher (2-way set associative cache) mit einer Speicherkapazität von 128 Byte, einer Blockgröße von 16 Byte und einer LRU-Ersetzungsstrategie (Least Resently Used). Als Aktualisierungsstrategie wird das Rückschreib-Verfahren (write back) verwendet. Der Cache-Speicher sei initial leer. Betrachten Sie die folgenden Lese- und Schreibzugriffe auf die in dezimaler Schreibweise angegebenen Adressen:

| Adresse     | 64   | 32 | 64 | 0 | 112 | 64 | 128 | 48 | 240 | 0 |
|-------------|------|----|----|---|-----|----|-----|----|-----|---|
| read/write  | r    | r  | r  | r | W   | w  | r   | r  | r   | w |
| Index       | 0    | 2  |    |   |     |    |     |    |     |   |
| Tag         | 1    | 0  |    |   |     |    |     |    |     |   |
| Hit/Miss    | Miss |    |    |   |     |    |     |    |     |   |
| write back? | nein |    |    |   |     |    |     |    |     |   |

Vervollständigen Sie diese Tabelle im Lösungsblatt. Verwenden Sie dabei **Miss** für Cache-Miss und **Hit** für Cache-Hit. Geben Sie in der letzten Zeile der Tabelle an, ob der entsprechende Cacheblock in den Hauptspeicher zurückkopiert werden muss (**ja**) oder nicht (**nein**).

## **Aufgabe 10** Speicher & Speicherverwaltung (9 Punkte)

1. Was versteht man unter einer Speicherhierarchie?

2 P.

2. Wie viele Adressleitungen sind erforderlich bei einem Speicherbaustein mit einer Kapazität von 4096 Bits und einer 512×8-Organisation? Begründen Sie Ihre Antwort.

1 P.

3. Wie viele RAM-Bausteine der Organisation  $8k \times 1$  sind notwendig, um einen Speicher mit einer Kapazität von 8k Wörter und einer Wortbreite von 16 Bit zu realisieren? Begründen Sie Ihre Antwort.

1 P.

4. Wie ist ein ROM-Baustein mit der Speicherkapazität von 2048 Bits und 7 Adressleitungen organisiert? Begründen Sie Ihre Antwort.

1 P.

Ein Rechnersystem enthält eine Speicherverwaltungseinheit (MMU) zur Umsetzung von virtuellen in physikalische Seitenadressen (Abbildung 5). Die MMU bildet einen virtuellen Adressraum von  $2^V$  Bytes auf einen physikalischen Adressraum der Größe  $2^M$  Bytes ab und benutzt dabei Seiten der Größe  $2^P$  Bytes. Nehmen Sie an, dass die MMU eine Byte-Adressierung benutzt und die gesamte Seitentabelle im Hauptspeicher ist.



Abbildung 5: Format der virtuellen und physikalischen Adressen

5. In der folgenden Tabelle ist ein Ausschnitt aus der Seitentabelle gegeben. Welchen physikalischen Adressen entsprechen die dezimalen virtuellen Adressen 3112 und 1417, wenn P=9 ist? Geben Sie den Lösungsweg an.

| Virtuelle Seitennummer | Physikalische Seitennummer |
|------------------------|----------------------------|
| 0                      | 4                          |
| 1                      | 2                          |
| 2                      | 7                          |
| 3                      | 5                          |
| 4                      | 3                          |
| 5                      | 1                          |
| 6                      | 8                          |
| 7                      | 0                          |
| :                      | <u>:</u>                   |